

**IMPORTANTE leer atentamente antes de empezar el examen:** Escriba los apellidos y el nombre antes de empezar el examen. Escriba un solo carácter por recuadro, en mayúsculas y lo más claramente posible. Es importante que no haya tachones ni borrones y que cada carácter quede enmarcado dentro de su recuadro sin llegar a tocar los bordes. Use un único cuadro en blanco para separar los apellidos y nombres compuestos si es el caso. No escriba fuera de los recuadros.

## Problema 1. (5 puntos)

Dado el siguiente código escrito en C, que compilamos para un sistema linux de 32 bits:

a) **Dibuja** como quedarían almacenadas en memoria las estructuras **s1** y **s2**, indicando claramente los desplazamientos respecto al inicio, el tamaño de todos los campos y el tamaño de los structs.



b) **Escribe** UNA ÚNICA INSTRUCCIÓN que permita mover **z.u[2].c** al registro **%ax**, siendo **z** una variable de tipo **s2** cuya dirección está almacenada en el registro **%ebx**. **Indica** claramente la expresión aritmética utilizada para el cálculo de la dirección.

La expresión aritmética para calcular la dirección del operando es @ini\_z +  $10*2 + 4 = @ini_z + 24$ , por lo tanto %ebx + 24

La instrucción es: movw 24(%ebx), %ax

10 November 2022 5:45 pm

Dado el siguiente código escrito en C:

```
int examen(short a, char b, int v[10], short M[4][4]) {
  int ii;
  short aa;
  short *matriz;
  int *vector;
    ...
  return v[ii];
}
```

c) **Dibuja** el bloque de activación de la rutina examen, indicando claramente los desplazamientos respecto a **%ebp** y el tamaño de todos los campos.

```
----- ii<- ebp-16
 | ii
           ----- aa<- ebp-12
 | -- | aa |
  ----- *matriz<- ebp-8
    *matriz
           ----- *vector<- ebp-4
4
    *vector |
  _____
             <- ebp
4
 | ebp old |
  ret |
  -----<- <- ebp+8
  | -- -- | a
   ----- <- ebp+12
  | -- -- | b |
  ----- <- ebp+16
          [ @v
  ----- <- ebp+20
  [ @M
4
  ----- <- ebp+24
```

d) **Traduce** a ensamblador del x86 la instrucción return v[ii] USANDO EL MÍNIMO NÚMERO DE INSTRUCCIONES y suponiendo que la subrutina ha usado los registros %eax, %ebx, %ecx y %edx.

10 November 2022 5:45 pm 2/4

| COGNOMS: |  |  |  |  |  |  |  |  |  |  |  |  |  |  |
|----------|--|--|--|--|--|--|--|--|--|--|--|--|--|--|
| NOM:     |  |  |  |  |  |  |  |  |  |  |  |  |  |  |

## Problema 2. (5 puntos)

Un sistema de vigilancia analiza imágenes, provenientes de una cámara, cada T milisegundos, por lo que el procesado de cada imagen debe realizarse en un tiempo igual o inferior a T. Se ha calculado que un procesador P funcionando a una frecuencia F es suficiente para procesar una imagen en T milisegundos. Un análisis de rendimiento y consumo de energía muestra que la rutina HFR (Human Face Recognition) consume el 60% del tiempo y el 80% de la energía necesarios para procesar una imagen.

Se ha decidido incorporar un acelerador hardware (AH) al sistema. AH realiza el procesado HFR vía hardware pero consumiendo la cuarta parte de la energía respecto la ejecución de la rutina en P. El resto del código, que llamaremos PNA (parte no acelerada) se sigue ejecutando en P y por tanto no se beneficia del acelerador.

a) Calcula la ganancia en energía del sistema con acelerador (P+AH) respecto al sistema P.

```
Ley de amdahl:
G = 1/(0,2 + 0,8/4) ---> G = 2,5
```

El acelerador AH, ademas de consumir menos energía, también realiza el procesado HFR en menos tiempo. Sabemos que el tiempo de ejecución de PNA en P es proporcional al tiempo de ciclo. Dado que no hay ningún beneficio en procesar una imagen en menos de T milisegundos, podemos reducir la frecuencia de P de forma que la parte no acelerada tarde más (siempre que el conjunto no supere T milisegundos).

b) **Calcula** el speedup mínimo que debería producir AH respecto la rutina HFR para que podamos reducir la frecuencia de P a la mitad sin que el tiempo de procesado de una imagen sea superior a T.

Ley de amdahl generalizada: El speedup global es 1 (tenemos que tardar lo mismo que sin acelerador). La parte no acelerada tarda el doble (mitad de frecuencia) 1 = 1/(0.4/0.5 + 0.6/x) ---> X = 3

El procesador P funciona a un frecuencia de 1 GHz. La parte no acelerada (PNA) que corre sobre P ejecuta 6 millones de instrucciones, realiza 3 millones de operaciones de punto flotante y tarda 9 millones de ciclos.

c) Calcula el CPI y el tiempo de ejecución en milisegundos (Texec) de PNA en P.

```
CPI = 9x10<sup>6</sup> ciclos / 6x10<sup>6</sup> instrucciones = 1,5 ciclos / instrucción

Texe = Ciclos / F= 9x10<sup>6</sup> ciclos / 1GHz = 9 ms
```

d) Calcula los MIPS y MFLOPS de PNA en dicho sistema.

```
MIPS = Instrucciones / Texe*10^6 = 6x10^6 instrucciones / 9*10^3 = 667 MIPS

MFLOPS = OpsPF / Texe*10^6 = 3x10^6 opsPF / 9*10^3 = 333 MFLOPS
```

10 November 2022 5:45 pm 3/4

El procesador P dispone de una cache con una política de escritura *Copy Back* y *Write Allocate*. En caso de acierto en la cache el tiempo de acceso es de 1 ciclo. En caso de fallo, hay una penalización de 60 ciclos para reemplazar un bloque NO modificado y de 120 ciclos para reemplazar un bloque modificado.

PNA realiza 8 millones de accesos a memoria y tiene una tasa de fallos (miss) del 10%. Sabemos que el 15% de los accesos son escrituras y que la probabilidad de que un bloque haya sido modificado en cache es del 20%.

e) Calcula el tiempo medio de acceso a memoria (Tma) en ciclos de la parte no acelerada (PNA).

```
Tma = Tsa+m*(Pm*Tpfm + Pn*Tpfn) = 1 + 0,10*(0,20*120+0,8*60) = 8,2 ciclos/acceso
```

Leer o escribir un bloque en memoria principal consume 100 nanoJoules (nJ).

f) Calcula el consumo total de energía de la memoria principal causada por los fallos de cache.

```
fallo que reemplaza bloque NO modificado genera 1 acceso a MP (lectura bloque) fallo que reemplaza bloque modificado genera 2 accesos a MP (escritura bloque + lectura bloque) AccesosMP = accesos * m * (Pn*1 + Pm *2) = 8x10<sup>6</sup> * 0,1* (0,8*1 + 0,2*2) = 0,96x10<sup>6</sup> accesos a MP E = 0,96x10<sup>6</sup> a * 100 nJ = 96 mJoules
```

El procesador P genera direcciones lógicas de 36 bits y direcciones físicas de 24 bits. La jerarquía completa de memoria está compuesta por un TLB, la memoria cache y la memoria principal. El TLB tiene 4 entradas y es completamente asociativo. La cache tiene un tamaño de 64 Kbytes, líneas de 64 bytes y es 4-asociativa. El tamaño de página del sistema es de 4 KBytes. El TLB se accede antes que la cache, por lo que la cache se indexa con direcciones físicas.

g) Calcula el número de líneas, vías y conjuntos que tiene la cache. Especifica claramente cómo has realizado los cálculos.

```
64*1024 bytes / 64 bytes/linea = 1024 líneas
4-asociativa -> 4 vias
1024 lineas / 4 lineas/conjunto = 256 conjuntos
```

El procesador lanza un acceso a la dirección lógica 0xEFABCD012 y sabemos que el contenido del TLB es:

| VPN      | PPN   |
|----------|-------|
| 0xFABCD0 | 0xA00 |
| 0xBCD012 | 0xB01 |
| 0xEFABCD | 0xC02 |
| 0xABCD01 | 0xD03 |

h) **Indica** a qué dirección física se accede, en qué conjunto de la cache se encuentra el dato y cuál es la etiqueta guardada en memoria cache. **Justifica** la respuesta.

```
      VPN = 0xEFABCD -> PPN = 0xC02 @Fisica = 0xC02012

      VPN (24 bits)
      desplaçament (12 bits)

      Conjunto = 0x80 TAG = 0x300

      TAG (10 bits)
      cjt (8)
      byte (6)
```

10 November 2022 5:45 pm 4/4